Menarik

Pengoperasian & Pengaturan Waktu Kontrol SDRAM

Pengoperasian & Pengaturan Waktu Kontrol SDRAM


DRAM sinkron menawarkan banyak keuntungan dalam hal kecepatan dan pengoperasiannya. Waktu dan pengoperasian sinyal kontrol adalah kunci untuk kelancaran pengoperasian bentuk memori ini.

Agar SDRAM dapat beroperasi dengan benar, pengaturan waktu jalur kontrol perlu ditangani dengan benar untuk pengoperasian yang akurat.

Biasanya ada masalah pengoperasian dan pengaturan waktu yang berbeda dengan bentuk memori lainnya.

Operasi sinyal kontrol SDRAM

Operasi asinkron DRAM menyebabkan banyak tantangan desain karena dihubungkan ke sistem prosesor sinkron. Masalah ini menjadi lebih jelas saat kecepatan prosesor meningkat.

Memori akses acak dinamis sinkron, SDRAM berjalan secara sinkron dengan perintah yang disinkronkan ke tepi naik jam.

Ada berbagai tindakan yang bisa dilakukan oleh memori. Ini ditentukan oleh status sinyal perintah di tepi naik jam.

Ada enam sinyal kontrol yang digunakan untuk operasi SDRAM.

  • / CAS Kolom Alamat Strobe Bersama dengan / RAS dan / WE, baris kontrol ini pada SDRAM memilih salah satu dari 8 perintah.
  • CKE Clock Enable Ketika sinyal ini rendah, dan setelah satu siklus clock, SDRAM dihambat dan tidak ada perintah yang diinterpretasikan terlepas dari status jalur lain.

    SDRAM diaktifkan di tepi naik jam setelah CKE dibuat tinggi.

  • / CS Chip Select Garis ini digunakan ketika beberapa chip digunakan bersama dan memungkinkan pemilihan SDRAM tertentu. Ketika garis ini tinggi, chip mengabaikan semua input lain kecuali CKE.
  • Masker Data DQM Garis DQM digunakan untuk menekan data I / O ketika tinggi. Untuk tindakan baca, saat garis DQM dinyatakan tinggi dua siklus sebelum siklus baca, data yang dibaca tidak dikeluarkan dari chip.

    Ada satu baris DQM per 8 bit pada chip memori x16 atau DIMM

  • / RAS Row Address Strobe Baris / RAS adalah bit perintah yang memungkinkan pemilihan salah satu dari delapan perintah ketika ditegaskan bersama dengan / CAS dan / WE.
  • / WE Write aktifkan Baris ini umumnya digunakan bersama dengan / CAS dan / RAS, tetapi biasanya membedakan perintah seperti baca dari perintah seperti tulis.

Ada banyak perintah yang bisa dikirim. Kebanyakan operasi terdiri dari sejumlah perintah berbeda. Misalnya urutan tipikal dapat terdiri dari perintah berikut:

  1. Mengaktifkan: Ini mengirimkan alamat baris ke SDRAM untuk membuka baris, yaitu halaman.
  2. Batalkan pilihan perintah: Perintah-perintah ini dalam operasi SDRAM secara keseluruhan memenuhi persyaratan waktu untuk memori.
  3. Baca atau Tulis: Ini dikirim dengan alamat kolom. Dengan satu baris terbuka, beberapa perintah baca atau tulis dapat dilakukan. Ini memungkinkan aktivitas yang lebih cepat karena baris baru tidak perlu dibuka atau dinonaktifkan.
  4. Isi awal: Perintah precharge diperlukan untuk menutup baris sebelum baris baru dapat dibuka.

Waktu SDRAM

SDRAM memiliki keunggulan signifikan dibandingkan RAM yang lebih tradisional. Salah satu cara untuk mencapai hal tersebut adalah dengan memanfaatkan timing dari sistem untuk mencapai penggunaan waktu yang lebih efisien. Karenanya waktu SDRAM sangat penting.

Ada sejumlah pengaturan waktu SDRAM yang sangat penting:

  • Latensi CAS: CAS latency adalah waktu antara menyediakan alamat kolom dan kemudian menerima kembali data yang sesuai. Untuk sistem apa pun, CAS latency diprogram ke dalam mode register SDRAM dan diharapkan oleh pengontrol DRAM. Ini didefinisikan dalam istilah jumlah siklus clock tertentu.
  • Baca waktu siklus: Elemen timing SDRAM ini adalah waktu antara operasi baca yang berurutan hingga baris terbuka. Angka-angka tipikal berada di urutan 5 ns.

Ini adalah kontrol utama dan elemen waktu yang digunakan untuk operasi SDRAM. Kontrol dan elemen pengaturan waktu ini memungkinkan SDRAM untuk berinteraksi dengan waktu prosesor dan dengan cara ini beroperasi secara efektif.


Tonton videonya: Cara membuat program di java yang penginputan nilai nya dari KEYBOARD (Januari 2022).